EVLSTGAP3SXS-H

STMicroelectronics
511-EVLSTGAP3SXS-H
EVLSTGAP3SXS-H

Fabr.:

Descripción:
Herramientas de desarrollo IC de gestión de energía Half-bridge evaluation board for STGAP3SXS SiC MOSFETs isolated gate driver with

Ciclo de vida:
Nuevo producto:
Novedad de este fabricante.

Disponibilidad

Existencias:
0

Aún puede comprar este producto como pedido pendiente.

Pedido:
16
Fecha prevista: 06/03/2026
24
Fecha prevista: 09/03/2026
Mínimo: 1   Múltiples: 1   Máximo: 10
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:
Este producto se envía de forma GRATUITA

Precio (EUR)

Cant. Precio unitario
Precio total
50,31 € 50,31 €

Atributo del producto Valor del atributo Seleccionar atributo
STMicroelectronics
Categoría de producto: Herramientas de desarrollo IC de gestión de energía
RoHS:  
Evaluation Boards
Gate Driver
5 V
STGAP3SXS
STGAP3SXS
Marca: STMicroelectronics
Empaquetado: Bulk
Tipo de producto: Power Management IC Development Tools
Cantidad del paquete de fábrica: 1
Subcategoría: Development Tools
Peso unitario: 150 g
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

TARIC:
9030820000
CAHTS:
9030820000
USHTS:
9030820000
KRHTS:
9030820000
MXHTS:
9030820100
ECCN:
EAR99

Placa de evaluación de medio puente EVLSTGAP3SXS-H

STMicroelectronics EVLSTGAP3SXS-H Half-Bridge Evaluation Board is designed to evaluate the STGAP3SXS isolated single-gate driver. The STGAP3SXS is characterized by 10A current capability, rail-to-rail outputs, and optimized UVLO and DESAT protection thresholds for SiC MOSFETs. This feature makes the device optimal for high-power motor drivers in industrial applications. The gate driver has a single output pin and a driver line for an external Miller CLAMP N-channel MOSFET. This option optimizes positive and negative gate spike suppression during fast commutations in half-bridge topologies.