NXP Semiconductors Amortiguador de I2C-bus diferencial multipunto de 2 canales PCA961xDP de NXP

Los amortiguadores de I²C-bus diferencial multipunto de 2 canales PCA961xDP de NXP son amortiguadores SMBus/bus I²C de modo rápido Plus (Fm+) que amplían el SMBus/bus I²C de extremo único normal mediante entornos ruidosos eléctricamente utilizando una capa física SMBus/bus I²C (dI²C) diferencial, que es transparente para la capa de protocolos de SMBus/bus I²C. Estos dispositivos constan de dos canales de controlador de extremo único a diferencial para el SCL (reloj de serie), SDA (datos de serie). Al utilizar las líneas de transmisión diferencial entre amortiguadores de bus dI²C idénticos, el PCA961xDP elimina el ruido eléctrico y las compensaciones de modo común que existen cuando las líneas de señal deben pasar entre distintos dominios de tensión, forman un conjunto con las señales hostiles o transcurren adyacentes a fuentes de ruido eléctrico, como los motores eléctricos y las fuentes de alimentación de alta energía. Los amortiguadores de bus I²C diferencial multipunto y de dos canales PCA961xDP son ideales para entornos adversos con mucho ruido o aplicaciones de cables más largos, permiten varios esclavos y funcionan con velocidades de bus de hasta 1 MHz de velocidad de reloj.

Características

  • New dI²C-bus buffers offer improved resistance to system noise and ground offset up to 1⁄2 of supply voltage
  • 2 channel dI²C (differential I2C-bus) to Fm+ single-ended buffer operating up to 1MHz with 30mA SDA/SCL drive capability
  • Compatible with I2C-bus Standard/Fast-mode and SMBus, Fast-mode Plus up to 1MHz
  • Single-ended I2C-bus on card side up to 540pF
  • Differential I2C-bus on cable side supporting multi-drop bus
    • Maximum cable length: 3m (approximately 10 feet) (longer at lower frequency)
    • dI²C output: 1.5V differential output with nominal terminals
    • Differential line impedance (user-defined): 100Ω nominal suggested
    • Receive input sensitivity: ±200mV
    • Hysteresis: ±30mV typical
    • Input impedance: high-impedance (1 MΩ typical)
    • Receive input voltage range: -0.5V to +5.5V
  • Supports arbitration and clock stretching across the dI²C-bus buffers
  • Lock-up free operation
  • Powered-off and powering-up high-impedance I2C-bus pins
  • Operating supply voltage (VDD(A)) range of 2.3V to 5.5V with single-ended side 5.5V tolerant
  • Differential I2C-bus operating supply voltage (VDD(B)) range of 3.0V to 5.5V, with 5.5V tolerant (the best operation is at 5V)
  • ESD protection exceeds 2000V HBM per JESD22-A114 and 1000V CDM per JESD22-C101
  • Latch-up testing is done to JEDEC Standard JESD78 which exceeds 100mA

  • PCA9615 Features
    • Hot-swap (allows insertion or removal of modules or card without disruption to bus data)
    • EN signal (PCA9615 input) controls PCA9615 hot-swap sequence
    • Bus idle detect (PCA9615 internal function) waits for a bus idle condition before the connection is made

Aplicaciones

  • Monitor remote temperature/leak detectors in harsh environment
  • Control of power supplies in high noise environment
  • Transmission of I2C-bus between equipment cabinets
  • Commercial lighting and industrial heating/cooling control
  • Any application that requires long I2C-bus runs in electrically noisy environments
  • Any application with multiple power suppliers and the potential for ground offsets up to 2.5V
Publicado: 2015-01-15 | Actualizado: 2022-11-03