STGAP2SICSAC

STMicroelectronics
511-STGAP2SICSAC
STGAP2SICSAC

Fabr.:

Descripción:
Controladores de puerta con aislamiento galvánico Galvanically isolated 4 A single gate driver for SiC MOSFETs

Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.

Disponibilidad

Existencias:
No en almacén
Plazo de producción de fábrica:
25 Semanas Tiempo estimado para la producción en fábrica.
Plazo de entrega largo indicado para este producto.
Mínimo: 800   Múltiples: 800
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:
Este producto se envía de forma GRATUITA

Precio (EUR)

Cant. Precio unitario
Precio total
1,17 € 936,00 €
1,16 € 6.496,00 €

Atributo del producto Valor del atributo Seleccionar atributo
STMicroelectronics
Categoría de producto: Controladores de puerta con aislamiento galvánico
RoHS:  
5 kV
AEC-Q100
Tube
Marca: STMicroelectronics
Sensibles a la humedad: Yes
Tipo de producto: Gate Drivers
Cantidad del paquete de fábrica: 800
Subcategoría: PMIC - Power Management ICs
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

STGAP2SICS Single Gate Drivers

STMicroelectronics STGAP2SICS Single Gate Drivers provide galvanic isolation between the gate driving channel, low voltage control, and interface circuitry. The gate drivers are characterized by 4A capability and rail-to-rail outputs, making the devices suitable for mid and high-power applications such as power conversion and motor driver inverters in industrial applications. The device is available in two different configurations. The configuration with separated output pins (STGAP2SICSTR) allows users to optimize turn-on and turn-off using dedicated gate resistors independently. The configuration featuring a single output pin and Miller CLAMP function (STGAP2SICSCTR) prevents gate spikes during fast commutations in half-bridge topologies. Both configurations provide high flexibility and a bill of material reduction for external components.