EVALSTGAP2HSCM

STMicroelectronics
511-EVALSTGAP2HSCM
EVALSTGAP2HSCM

Fabr.:

Descripción:
Herramientas de desarrollo IC de gestión de energía Demonstration board for STGAP2HSCM isolated 4 A single gate driver

En existencias: 12

Existencias:
12 Puede enviarse inmediatamente
Plazo de producción de fábrica:
30 Semanas Tiempo estimado para la producción en fábrica para cantidades superiores a las mostradas.
Mínimo: 1   Múltiples: 1
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:
Este producto se envía de forma GRATUITA

Precio (EUR)

Cant. Precio unitario
Precio total
57,95 € 57,95 €

Atributo del producto Valor del atributo Seleccionar atributo
STMicroelectronics
Categoría de producto: Herramientas de desarrollo IC de gestión de energía
RoHS:  
Demonstration Boards
Gate Driver
3.3 V, 5 V
- 3 V, 0 V, 15 V, 19 V
STGAP2HSCM
Marca: STMicroelectronics
Para uso con: Isolated 4 A Single Gate Driver
Empaquetado: Bulk
Tipo de producto: Power Management IC Development Tools
Cantidad del paquete de fábrica: 1
Subcategoría: Development Tools
Peso unitario: 100 mg
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

TARIC:
8473302000
CAHTS:
9023000000
USHTS:
9023000000
JPHTS:
902300000
MXHTS:
9023000100
BRHTS:
90230000
ECCN:
EAR99

EVALSTGAP2HSCM Gate Driver Demonstration Board

STMicroelectronics EVALSTGAP2HSCM Gate Driver Demonstration Board allows evaluation of all the STGAP2HSCM features while driving a half-bridge power stage with a voltage rating up to 1200V in TO-220 or TO-247 package. The gate driver is characterized by 4A current capability and rail-to-rail outputs. This feature also makes the gate driver suitable for high-power inverter applications such as motor drivers in industrial applications equipped with MOSFET / IGBT power switches. The configuration features a single output pin and Miller CLAMP function, which allows for avoiding gate spikes during fast commutations in half-bridge topologies.