P0633

Terasic Technologies
993-P0633
P0633

Fabr.:

Descripción:
Herramientas de desarrollo de circuitos integrados de lógica programable T-Core Kit

En existencias: 291

Existencias:
291 Puede enviarse inmediatamente
Mínimo: 1   Múltiples: 1
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:
Este producto se envía de forma GRATUITA

Precio (EUR)

Cant. Precio unitario
Precio total
134,16 € 134,16 €

Atributo del producto Valor del atributo Seleccionar atributo
Terasic
Categoría de producto: Herramientas de desarrollo de circuitos integrados de lógica programable
Starter Kits
FPGA
MAX 10, RISC-V
Marca: Terasic Technologies
Tipo de interfaz: JTAG
Voltaje operativo de suministro: 5 V
Tipo de producto: Programmable Logic IC Development Tools
Serie: FPGA Board
Cantidad del paquete de fábrica: 1
Subcategoría: Development Tools
Peso unitario: 236,520 g
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

TARIC:
8471500000
CNHTS:
8543709990
CAHTS:
8471500090
USHTS:
8471500150
JPHTS:
847150000
MXHTS:
8471500100
ECCN:
EAR99

T-Core FPGA MAX 10 Development Board

Terasic T-Core FPGA MAX 10 Development Board offers a robust hardware design platform built around the Intel® MAX 10 FPGA. The board is designed to provide a cost-effective, single-chip solution in control plane and data path applications and programmable logic for flexibility. With the MAX 10 FPGA, users can get lower power consumption/cost and higher performance than the previous generation. Terasic T-Core FPGA MAX 10 Development Board includes hardware such as onboard USB-Blaster™ II, QSPI flash, analog-to-digital converter (ADC) header, RGB LEDs, and a 2x6 TMD expansion header. By leveraging all of these capabilities, the T-Core is an ideal solution for showcasing, evaluating, and prototyping the potential of the Intel MAX 10 FPGA. The series also supports RISC-V CPU with an onboard JTAG debug and is an ideal platform for learning RISC-V CPU design and embedded system design.