DS90CR286AT-Q1 LVDS Receiver

Texas Instruments DS90CR286AT-Q1 LVDS Receiver converts four LVDS (Low Voltage Differential Signaling) data streams back into parallel 28 bits of LVCMOS data. The receiver data outputs strobe on the output clock's rising edge. The receiver LVDS clock operates at rates from 20 to 66MHz. The DS90CR286AT-Q1 phase-locks to the input LVDS clock, samples the serial bit streams at the LVDS data lines, and converts them into 28-bit parallel output data. At an incoming clock rate of 66MHz, each LVDS input line is running at a bit rate of 462Mbps. This results in a maximum throughput of 1.848Gbps. The DS90CR286AT-Q1 device is enhanced over prior generation receivers due to a wider data valid time on the receiver output.

Resultados: 2
Seleccionar Imagen Número de referencia Fabr. Descripción Hoja de datos Disponibilidad Precio (EUR) Filtre los resultados de la tabla por precio unitario basándose en su cantidad. Cant. RoHS Modelo ECAD Tipo Número de controladores Número de receptores Frecuencia de datos Tipo de entrada Tipo de salida Tensión del suministro - Máx Tensión del suministro - Mín Temperatura operativa mínima Temperatura operativa máxima Estilo de montaje Empaquetado / Estuche Cualificación Empaquetado
Texas Instruments CI de interfaz LVDS 3.3 V Rising Edge Da ta Strobe LVDS Rece A 595-DS90CR286ATDGGQ1 169En existencias
Mín.: 1
Múlt.: 1
Bobina: 2.000

- 40 C + 105 C SMD/SMT TSSOP-56 AEC-Q100 Reel, Cut Tape, MouseReel
Texas Instruments CI de interfaz LVDS 3.3 V Rising Edge Da ta Strobe LVDS Rece A 595-DS90CR286ATDGRQ1 No en almacén Plazo producción 18 Semanas
Mín.: 102
Múlt.: 34

Receiver 1 Driver 4 Receiver 1.848 Gb/s LVDS LVCMOS 3.6 V 3 V - 40 C + 105 C SMD/SMT TSSOP-56 AEC-Q100 Tube