PI6CB33401 & PI6CB33402 PCIe Clock Buffers

Diodes Incorporated PI6CB33401 and PI6CB33402 4-Output PCIe Clock Buffers use a proprietary Phase-Locked Loop (PLL) design to achieve very low jitter. A low-jitter clock is an integrated circuit that produces a timing signal for use in synchronizing a system's operation. The jitter, or irregular time delay, meets Peripheral Component Interconnect Express Gen1/Gen2/Gen3/Gen4/Gen5 requirements. Other than PCIe 100MHz support, these devices also support Ethernet applications with 50MHz, 125MHz, and 133.33MHz via SMBus. On-chip termination can save 16 external resistors and make layout easier. The individual OE pin for each output provides easier power management.

Resultados: 2
Seleccionar Imagen Número de referencia Fabr. Descripción Hoja de datos Disponibilidad Precio (EUR) Filtre los resultados de la tabla por precio unitario basándose en su cantidad. Cant. RoHS Modelo ECAD Número de salidas Frecuencia máx. de salida Retardo de propagación (máx.) Tipo de salida Empaquetado / Estuche Tipo de entrada Frecuencia de entrada máxima Tensión del suministro - Mín Tensión del suministro - Máx Temperatura operativa mínima Temperatura operativa máxima
Diodes Incorporated Tampón de señales de reloj Tampón de señales de reloj 1.780En existencias
Mín.: 1
Múlt.: 1
Bobina: 2.500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C
Diodes Incorporated Tampón de señales de reloj Tampón de señales de reloj 2.702En existencias
Mín.: 1
Múlt.: 1
Bobina: 2.500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C