9ZML1252EKILFT

Renesas Electronics
972-9ZML1252EKILFT
9ZML1252EKILFT

Fabr.:

Descripción:
Tampón de señales de reloj 9ZML1252E DB1200ZL MUX DERIV LITE

Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.

Disponibilidad

Existencias:
No en almacén
Plazo de producción de fábrica:
12 Semanas Tiempo estimado para la producción en fábrica.
Mínimo: 2500   Múltiples: 2500
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:
Este producto se envía de forma GRATUITA

Precio (EUR)

Cant. Precio unitario
Precio total
Bobina completo(s) (realice el pedido en múltiplos de 2500)
5,45 € 13.625,00 €

Empaquetado alternativo

Fabr. N.º Ref.:
Embalaje:
Tray
Disponibilidad:
En existencias
Precio:
6,87 €
Min:
1

Atributo del producto Valor del atributo Seleccionar atributo
Renesas Electronics
Categoría de producto: Tampón de señales de reloj
RoHS:  
12 Output
0 ps
HCSL
VFQFPN-72
Differential
400 MHz
3.135 V
3.465 V
9ZML1252E
- 40 C
+ 85 C
Marca: Renesas Electronics
Ciclo de trabajo (máximo): 55 %
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Corriente de suministro operativa: 22 mA
Empaquetado: Reel
Producto: Clock Buffers
Tipo de producto: Clock Buffers
Cantidad del paquete de fábrica: 2500
Subcategoría: Clock & Timer ICs
Tipo: Low Phase Noise
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542390000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399901
ECCN:
EAR99

9ZML12x2E Clock Buffers

Renesas Electronics 9ZML12x2E Clock Buffers are second-generation 2-input/12-output differential MUX for Intel Purley and newer platforms. These clock buffers exceed the demanding DB1200ZL performance specifications and are backward compatible with the 9ZML1232B clock buffer. The 9ZML12x2E buffers utilize low-power, High-speed Current Steering Logic (HCSL) compatible outputs to reduce power consumption and termination resistors. Features include nine selectable SMBus addresses, Phase-Locked-Loop (PLL) or bypass mode, spread spectrum compatibility, and SMBus interface. These clock buffers provide two configurable low-drift I2O settings, one for each input channel, allowing I2O tuning for various topologies. Typical applications include servers, storage, networking, and PCI-Express Gen1–4 or QPI/UPI applications.