W66CQ2NQUAFJ

Winbond
454-W66CQ2NQUAFJ
W66CQ2NQUAFJ

Fabr.:

Descripción:
DRAM 4Gb LPDDR4X, DDP, x32, 1600MHz, -40C-105C

Ciclo de vida:
Comprobar el estado con la fábrica:
La información del ciclo de vida no está clara. Obtenga un presupuesto para comprobar la disponibilidad de este número de referencia del fabricante.
Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.

En existencias: 130

Existencias:
130 Puede enviarse inmediatamente
Plazo de producción de fábrica:
53 Semanas Tiempo estimado para la producción en fábrica para cantidades superiores a las mostradas.
Las cantidades mayores que 130 estarán sujetas a requisitos de pedido mínimo.
Plazo de entrega largo indicado para este producto.
Mínimo: 1   Múltiples: 1   Máximo: 130
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:

Precio (EUR)

Cant. Precio unitario
Precio total
15,26 € 15,26 €
14,62 € 146,20 €

Atributo del producto Valor del atributo Seleccionar atributo
Winbond
Categoría de producto: DRAM
RoHS:  
SDRAM - LPDDR4X
4 Gbit
32 bit
1.6 GHz
WFBGA-200
128 M x 32
1.06 V
1.95 V
- 40 C
+ 105 C
Tray
Marca: Winbond
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Tipo de producto: DRAM
Cantidad del paquete de fábrica: 144
Subcategoría: Memory & Data Storage
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

CNHTS:
8542329010
CAHTS:
8542320020
USHTS:
8542320036
MXHTS:
8542320299
ECCN:
EAR99

W66BP6NB/W66CP2NQ SDRAM LPDDR4

Winbond W66BP6NB/W66CP2NQ SDRAM LPDDR4 offers a Single-Die-Package (SDP) or Dual-Die-Package (DDP) and a 2 or 4 clocks architecture on the Command/Address (CA) bus. The LPDDR4 utilizes the 2 or 4 clocks architecture on the CA bus to reduce the number of input pins in the system. The 6-bit CA bus contains the command, address, and bank information. Each command uses a 1, 2, or 4 clock cycle, during which command information is transferred on the positive edge of the clock.