SN74HC112DT

595-SN74HC112DT
SN74HC112DT

Fabr.:

Descripción:
Biestables (flip flop) Dual Neg-Edge-Trig J-K Flip-Flop

Ciclo de vida:
Obsoleto
Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.
Actualmente Mouser no vende este producto en su región.

Disponibilidad

Existencias:

Empaquetado alternativo

Fabr. N.º Ref.:
Embalaje:
Tube
Disponibilidad:
En existencias
Precio:
1,41 €
Min:
1
Fabr. N.º Ref.:
Embalaje:
Reel, Cut Tape, MouseReel
Disponibilidad:
En existencias
Precio:
1,18 €
Min:
1

Producto similar

Texas Instruments SN74HC112DR
Texas Instruments
Biestables (flip flop) Dual Neg-Edge-Trig J -K Flip-Flop A 595- A 595-SN74HC112D

Atributo del producto Valor del atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Biestables (flip flop)
Restricciones de envío:
 Actualmente Mouser no vende este producto en su región.
RoHS:  
J-K Type Flip-Flop
HC
2 Circuit
CMOS
SOIC-Narrow-16
CMOS, LVTTL
Inverting/Non-Inverting
125 ns
- 4 mA
4 mA
2 V
6 V
SMD/SMT
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Marca: Texas Instruments
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: MX
Número de líneas de entrada: 2
Número de líneas de salida: 3 Line
Tipo de producto: Flip Flops
Serie: SN74HC112
Cantidad del paquete de fábrica: 250
Subcategoría: Logic ICs
Peso unitario: 141,700 mg
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

TARIC:
8542319000
CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

SN74HC112 Dual J-K Flip-Flops

Texas Instruments SN74HC112 Dual J-K Flip-Flops contain two independent J-K negative-edge-triggered flip-flops. A low level at the clear (/CLR) inputs or preset (/PRE) resets or sets the outputs, no matter the levels of the other inputs. The data at the J and K inputs that meet the setup time requirements are transferred to the outputs on the negative-going edge of the clock (CLK) pulse when /CLR and /PRE are inactive (high). Clock triggering is not directly related to the fall time of the CLK pulse and occurs at a voltage level. The J and K input data may be changed without affecting the levels at the outputs following the hold-time interval. The Texas Instruments SN74HC112 are versatile flip-flops that perform as toggle flip-flops by tying J and K high.