LAN9646-I/MXX

Microchip Technology
579-LAN9646-I/MXX
LAN9646-I/MXX

Fabr.:

Descripción:
CIs para Ethernet 6 Port gigabit ethernet switch with SGMII and RGMII/MII/RMII interfaces

Ciclo de vida:
Nuevo producto:
Novedad de este fabricante.
Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.

En existencias: 250

Existencias:
250 Puede enviarse inmediatamente
Plazo de producción de fábrica:
11 Semanas Tiempo estimado para la producción en fábrica para cantidades superiores a las mostradas.
Mínimo: 1   Múltiples: 1
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:

Precio (EUR)

Cant. Precio unitario
Precio total
10,92 € 10,92 €
9,14 € 228,50 €

Atributo del producto Valor del atributo Seleccionar atributo
Microchip
Categoría de producto: CIs para Ethernet
RoHS:  
10 Mb/s, 100 Mb/s, 1 Gb/s
I2C, SPI
1.71 V
3.465 V
- 40 C
+ 85 C
Tray
Marca: Microchip Technology
País de ensamblaje: TW
País de difusión: TW
País de origen: TW
Sensibles a la humedad: Yes
Tipo de producto: Ethernet ICs
Cantidad del paquete de fábrica: 168
Subcategoría: Communication & Networking ICs
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LAN9646 6-Port Gigabit Ethernet Switch

Microchip Technology LAN9646 6-Port Gigabit Ethernet Switch is a fully integrated, managed Layer 2, six-port gigabit Ethernet switch with advanced features. The Microchip Technology LAN9646 has four ports that support 10/100/1000Mbps PHYs, while the other two are configurable as SGMII, RGMII, MII, or RMII interfaces, allowing connection to a host processor or external PHY. Full register access is available via SPI, I2C, or optional in-band management through any data port, with PHY register access provided by an MIIM interface.