25CS320-E/ST

Microchip Technology
579-25CS320-E/ST
25CS320-E/ST

Fabr.:

Descripción:
EEPROM 32 Kbit SPI SERIAL EEPROM w/ECC, 8-TSSOP Bulk, 125C Ext Temp

Ciclo de vida:
Nuevo producto:
Novedad de este fabricante.
Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.

En existencias: 500

Existencias:
500 Puede enviarse inmediatamente
Plazo de producción de fábrica:
17 Semanas Tiempo estimado para la producción en fábrica para cantidades superiores a las mostradas.
Mínimo: 1   Múltiples: 1
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:

Precio (EUR)

Cant. Precio unitario
Precio total
0,516 € 0,52 €
0,513 € 5,13 €
0,495 € 12,38 €
0,476 € 47,60 €

Atributo del producto Valor del atributo Seleccionar atributo
Microchip
Categoría de producto: EEPROM
RoHS:  
32 kbit
SPI
20 MHz
4 k x 8
TSSOP-8
20 ns
1.7 V
5.5 V
SMD/SMT
200 Year
- 40 C
+ 125 C
Tube
Lectura máx. de corriente activa: 5 mA
Marca: Microchip Technology
Corriente de suministro operativa: 10 uA
Tipo de producto: EEPROM
Cantidad del paquete de fábrica: 100
Subcategoría: Memory & Data Storage
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

TARIC:
8542327500
USHTS:
8542320051
ECCN:
EAR99

25CS320 32-Kbit SPI Serial EEPROM

Microchip Technology 25CS320 32-Kbit SPI Serial EEPROM uses an SPI-compatible bus organized into 4096 bytes of 8-bits each (4KB). Microchip Technology 25CS320 is designed for consumer, industrial, and automotive applications and offers reliable, nonvolatile memory storage with a wide operating voltage range of 1.7V to 5.5V. The device requires a clock input (SCK), data input (SI), and data output (SO) lines, with access controlled via a Chip Select (CS) input. It also features a pause function, allowing the host to handle higher-priority tasks while ignoring input transitions, except for Chip Select.